-
當(dāng)前位置:首頁 > 創(chuàng)意學(xué)院 > 營銷推廣 > 專題列表 > 正文
1、網(wǎng)上好多關(guān)于用fpga實現(xiàn)fft的資料,但我一直不大明白,就是FFT算法中基的選取問題,有基2的,基4的,基8的
2、我用FPGA的IP核例化了一個FFT,但是怎樣驗證,怎樣對間隔一段的數(shù)據(jù)做FFT運算,還有就是怎樣它的仿真程序
算法IP核(算法ip化)
大家好!今天讓創(chuàng)意嶺的小編來大家介紹下關(guān)于算法IP核的問題,以下是小編對此問題的歸納整理,讓我們一起來看看吧。
創(chuàng)意嶺作為行業(yè)內(nèi)優(yōu)秀的企業(yè),服務(wù)客戶遍布全球各地,相關(guān)業(yè)務(wù)請撥打電話:175-8598-2043,或添加微信:1454722008
本文目錄:
一、網(wǎng)上好多關(guān)于用fpga實現(xiàn)fft的資料,但我一直不大明白,就是FFT算法中基的選取問題,有基2的,基4的,基8的
基跟你選擇的點數(shù)沒有關(guān)系,同樣點數(shù)的fft、基2最慢、基8當(dāng)然要比基2快,基2就是抽取2個數(shù)做蝶變,基8是抽取8個數(shù)做蝶變,這樣理解當(dāng)然就是抽取8個點要快,這個你應(yīng)當(dāng)看看FFT的算法原理。FPGA做FFT一般都是用IP核做,比較簡單,基2還是基4自己選擇就可以了?;?必須是2的偶次方,比如說你要是算128點,128是2的7次方,就不能用基4,軟件會自動選擇基2.你在看看FPGA的IP核吧!
二、我用FPGA的IP核例化了一個FFT,但是怎樣驗證,怎樣對間隔一段的數(shù)據(jù)做FFT運算,還有就是怎樣它的仿真程序
用IP可以實現(xiàn)實時轉(zhuǎn)換,簡單易用,如果不用IP估計算法的復(fù)雜度你不能忍受。
FFT的IP有多種模式可以選,流水模式是實時的但是很消耗資源,如果你的片子資源有限考慮到你做的是圖像處理其實速度要求不算高,可以考慮突發(fā)模式,如果你每次運算1024個點的話,我印象中好像是需要7000多個時鐘周期,也就是說平均7時鐘周期算一個點,通過抬高IP的工作時鐘,然后再用雙口RAM解決它與別的模塊跨時鐘域問題,這樣就OK了
三、Xilinx FPGA中PCI IP核如何使用
暑假的機會,為了參加省賽學(xué)了段FPGA,寫些自己的看法,希望對你有幫助。
國內(nèi)關(guān)于FPGA的書VHDL多,不過,一般工程師都是用VERILOG,其實沒必要非要是xilinx的書,xilinx的工具軟件會使用后,也就是代碼的不同了,ise的使用你可以在 百度文庫 去找教程,有很多。
xilinx的sopc教程可能國內(nèi)的資料少些。
對于你說的要在FPGA里邊綜合出51的核,個人感覺這樣做沒什么意義,我試著綜合過,占用很多slics,而且端口處理比較啰嗦,有些浪費資源。51核綜合的話網(wǎng)上有很多介紹很詳細。
最后給你推薦幾個網(wǎng)站:
1、OPENCORES.ORG這里提供非常多,非常好的PLD了內(nèi)核,8051內(nèi)核就可以在里面找到。
2、 我個人比較喜歡
另外自己也收集了些資料,留個郵箱我傳給你
算法方面,最近新出來的片子無論是altera的還是xilinx的, 內(nèi)部都有集成了DSP核、ARM核的。
四、我的信號過ip核后會有一個負向的直流偏置是為什么
在三極管放大電路中,為三極管建立正確靜態(tài)工作點是能夠放大交流信號的前題。因為如果沒有靜態(tài)工作點,一則輸入交流信號無法放大或是產(chǎn)生嚴(yán)重的失真。所以在分析交流放大一些參數(shù)的時候,總是再三強調(diào)靜態(tài)工作點建立的合適的前題。至于相互疊加原理,可以這么用電路中的疊加定理了解吧。在分析直流通路時,我們認為交流信號短路,而分析交流通路時,直流僅有在直流作用時的一些參數(shù)。
以上就是關(guān)于算法IP核相關(guān)問題的回答。希望能幫到你,如有更多相關(guān)問題,您也可以聯(lián)系我們的客服進行咨詢,客服也會為您講解更多精彩的知識和內(nèi)容。
推薦閱讀:
團隊合作心得體會總結(jié)(團隊合作心得體會總結(jié)怎么寫)
可能是SE全村唯一希望?《最終幻想16》發(fā)售預(yù)熱始動